Ð
þíœ8˜(`cavium,thunder-88xx+7Cavium ThunderX CN88XX boardpsci
arm,psci-0.2=smccpus+cpu@0Dcpucavium,thunderPTpscicpu@1Dcpucavium,thunderPTpscicpu@2Dcpucavium,thunderPTpscicpu@3Dcpucavium,thunderPTpscicpu@4Dcpucavium,thunderPTpscicpu@5Dcpucavium,thunderPTpscicpu@6Dcpucavium,thunderPTpscicpu@7Dcpucavium,thunderPTpscicpu@8Dcpucavium,thunderPTpscicpu@9Dcpucavium,thunderP Tpscicpu@aDcpucavium,thunderP
Tpscicpu@bDcpucavium,thunderPTpscicpu@cDcpucavium,thunderPTpscicpu@dDcpucavium,thunderP
Tpscicpu@eDcpucavium,thunderPTpscicpu@fDcpucavium,thunderPTpscicpu@100Dcpucavium,thunderPTpscicpu@101Dcpucavium,thunderPTpscicpu@102Dcpucavium,thunderPTpscicpu@103Dcpucavium,thunderPTpscicpu@104Dcpucavium,thunderPTpscicpu@105Dcpucavium,thunderPTpscicpu@106Dcpucavium,thunderPTpscicpu@107Dcpucavium,thunderPTpscicpu@108Dcpucavium,thunderPTpscicpu@109Dcpucavium,thunderP Tpscicpu@10aDcpucavium,thunderP
Tpscicpu@10bDcpucavium,thunderPTpscicpu@10cDcpucavium,thunderPTpscicpu@10dDcpucavium,thunderP
Tpscicpu@10eDcpucavium,thunderPTpscicpu@10fDcpucavium,thunderPTpscicpu@200Dcpucavium,thunderPTpscicpu@201Dcpucavium,thunderPTpscicpu@202Dcpucavium,thunderPTpscicpu@203Dcpucavium,thunderPTpscicpu@204Dcpucavium,thunderPTpscicpu@205Dcpucavium,thunderPTpscicpu@206Dcpucavium,thunderPTpscicpu@207Dcpucavium,thunderPTpscicpu@208Dcpucavium,thunderPTpscicpu@209Dcpucavium,thunderP Tpscicpu@20aDcpucavium,thunderP
Tpscicpu@20bDcpucavium,thunderPTpscicpu@20cDcpucavium,thunderPTpscicpu@20dDcpucavium,thunderP
Tpscicpu@20eDcpucavium,thunderPTpscicpu@20fDcpucavium,thunderPTpscitimerarm,armv8-timer0b
pmu#cavium,thunder-pmuarm,armv8-pmuv3bsocsimple-bus+mrefclk50mhzfixed-clocktúð€‘refclk50mhz¤interrupt-controller@8010,00000000arm,gic-v3¬+m½ P€€€`b ¤gic-its@8010,00020000arm,gic-v3-itsÒP€ serial@87e0,24000000arm,pl011arm,primecellP‡à$bá èapb_pclkserial@87e0,25000000arm,pl011arm,primecellP‡à%bá èapb_pclkaliasesô/soc/serial@87e0,24000000ü/soc/serial@87e0,25000000memory@0DmemoryP€ compatibleinterrupt-parent#address-cells#size-cellsmodelmethoddevice_typeregenable-methodinterruptsranges#clock-cellsclock-frequencyclock-output-namesphandle#interrupt-cellsinterrupt-controllermsi-controllerclocksclock-namesserial0serial1